Отрывок: 3. По причине регулярности массива алгоритмические подходы к тестированию массива выглядят как наиболее подходящие для обеспечения экономически эффективного времени тестирования, а также для достижения требуемого тестового покрытия. Высока вероятность ситуаций, где высокая плотность ячеек в массиве, приводит к ошибкам, которые не связаны с общей последовательной логикой. Модели неисправностей и алгоритмы тестирования для регулярных ...
Полная запись метаданных
Поле DC | Значение | Язык |
---|---|---|
dc.contributor.author | Коновалов М. А. | ru |
dc.contributor.author | Агафонов А. Н. | ru |
dc.contributor.author | Шишкина Д. А. | ru |
dc.contributor.author | Астапов В. Н. | ru |
dc.contributor.author | Министерство науки и высшего образования Российской Федерации | ru |
dc.contributor.author | Самарский национальный исследовательский университет им. С. П. Королева (Самарский университет) | ru |
dc.contributor.author | Институт информатики | ru |
dc.contributor.author | математики и электроники | ru |
dc.coverage.spatial | автоматизированная верификация | ru |
dc.coverage.spatial | верификация запоминающих устройств | ru |
dc.coverage.spatial | ВССТ | ru |
dc.coverage.spatial | запоминающие устройства | ru |
dc.coverage.spatial | методы верификации | ru |
dc.coverage.spatial | модели неисправностей | ru |
dc.creator | Коновалов М. А. | ru |
dc.date.issued | 2021 | ru |
dc.identifier | RU\НТБ СГАУ\ВКР20210914142109 | ru |
dc.identifier.citation | Коновалов, М. А. Исследование и реализация методов автоматизированной верификации запоминающих устройств : вып. квалификац. работа по направлению подгот 03.04.01 (уровень магистратуры) / М. А. Коновалов ; рук. работы А. Н. Агафонов ; нормоконтролер Д. А. Шишкина ; рец. В. Н. Астапов ; М-во науки и высш. образования Рос. Федерации, Самар. нац. исслед. ун-т им. С. П. Королева (Самар. ун. - Самара, 2021. - on-line | ru |
dc.description.abstract | В работе рассматриваются методы верификации постоянных запоминающихустройств, свойственные им модели неисправностей, а так же структуры встроеннойсистемы самотестирования.Цель работы – разработка метода верификации запоминающего устройства.Разработан метод верификации в соответствии с целью работы. Синтезированаструктура ВССТ при помощи пакета программ Cadence. При помощи данного пакета былиполучены отсчёты по быстродействию, занимаемой площади и мощности. | ru |
dc.format.extent | Электрон. дан. (1 файл : 4,3 Мб) | ru |
dc.title | Исследование и реализация методов автоматизированной верификации запоминающих устройств | ru |
dc.type | Text | ru |
dc.subject.rugasnti | 50.01 | ru |
dc.subject.udc | 004.33 | ru |
dc.textpart | 3. По причине регулярности массива алгоритмические подходы к тестированию массива выглядят как наиболее подходящие для обеспечения экономически эффективного времени тестирования, а также для достижения требуемого тестового покрытия. Высока вероятность ситуаций, где высокая плотность ячеек в массиве, приводит к ошибкам, которые не связаны с общей последовательной логикой. Модели неисправностей и алгоритмы тестирования для регулярных ... | - |
Располагается в коллекциях: | Выпускные квалификационные работы |
Файлы этого ресурса:
Файл | Размер | Формат | |
---|---|---|---|
Коновалов_Максим_Алексеевич_Исследование_реализация_методов.pdf | 4.39 MB | Adobe PDF | Просмотреть/Открыть |
Показать базовое описание ресурса
Просмотр статистики
Поделиться:
Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.