Отрывок: 3. По причине регулярности массива алгоритмические подходы к тестированию массива выглядят как наиболее подходящие для обеспечения экономически эффективного времени тестирования, а также для достижения требуемого тестового покрытия. Высока вероятность ситуаций, где высокая плотность ячеек в массиве, приводит к ошибкам, которые не связаны с общей последовательной логикой. Модели неисправностей и алгоритмы тестирования для регулярных ...
Полная запись метаданных
Поле DC Значение Язык
dc.contributor.authorКоновалов М. А.ru
dc.contributor.authorАгафонов А. Н.ru
dc.contributor.authorШишкина Д. А.ru
dc.contributor.authorАстапов В. Н.ru
dc.contributor.authorМинистерство науки и высшего образования Российской Федерацииru
dc.contributor.authorСамарский национальный исследовательский университет им. С. П. Королева (Самарский университет)ru
dc.contributor.authorИнститут информатикиru
dc.contributor.authorматематики и электроникиru
dc.coverage.spatialавтоматизированная верификацияru
dc.coverage.spatialверификация запоминающих устройствru
dc.coverage.spatialВССТru
dc.coverage.spatialзапоминающие устройстваru
dc.coverage.spatialметоды верификацииru
dc.coverage.spatialмодели неисправностейru
dc.creatorКоновалов М. А.ru
dc.date.issued2021ru
dc.identifierRU\НТБ СГАУ\ВКР20210914142109ru
dc.identifier.citationКоновалов, М. А. Исследование и реализация методов автоматизированной верификации запоминающих устройств : вып. квалификац. работа по направлению подгот 03.04.01 (уровень магистратуры) / М. А. Коновалов ; рук. работы А. Н. Агафонов ; нормоконтролер Д. А. Шишкина ; рец. В. Н. Астапов ; М-во науки и высш. образования Рос. Федерации, Самар. нац. исслед. ун-т им. С. П. Королева (Самар. ун. - Самара, 2021. - on-lineru
dc.description.abstractВ работе рассматриваются методы верификации постоянных запоминающихустройств, свойственные им модели неисправностей, а так же структуры встроеннойсистемы самотестирования.Цель работы – разработка метода верификации запоминающего устройства.Разработан метод верификации в соответствии с целью работы. Синтезированаструктура ВССТ при помощи пакета программ Cadence. При помощи данного пакета былиполучены отсчёты по быстродействию, занимаемой площади и мощности.ru
dc.format.extentЭлектрон. дан. (1 файл : 4,3 Мб)ru
dc.titleИсследование и реализация методов автоматизированной верификации запоминающих устройствru
dc.typeTextru
dc.subject.rugasnti50.01ru
dc.subject.udc004.33ru
dc.textpart3. По причине регулярности массива алгоритмические подходы к тестированию массива выглядят как наиболее подходящие для обеспечения экономически эффективного времени тестирования, а также для достижения требуемого тестового покрытия. Высока вероятность ситуаций, где высокая плотность ячеек в массиве, приводит к ошибкам, которые не связаны с общей последовательной логикой. Модели неисправностей и алгоритмы тестирования для регулярных ...-
Располагается в коллекциях: Выпускные квалификационные работы




Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.