Отрывок: «Вес» каждого разряда счётчика 9 в два раза выше предыдущего. Сигнал с каждого из выходов счётчика 9 одновременно поступает на одноимённые входы коммутатора 8 и дешифратора 10, связанного своими выходами с соответствующими входами семисегментного индикатора 11. Коммутатор 8, в соответствии с кодом его 43 входных сигналов, подключает элементы нагрузки 7–1…7–k к выходу испытуемой микросхемы 3 равномерно наращивая нагрузку. «Весовые» соотношения элементов нагрузки 7–1…7–k сов...
Название : Устройство для определения нагрузочной способности микросхем
Авторы/Редакторы : Пустынников Д. Н.
Шопин Г. П.
Лиманова Н. И.
Министерство образования и науки России
Самарский национальный исследовательский университет им. С. П. Королева (Самарский университет)
Институт электроники и приборостроения
Дата публикации : 2017
Библиографическое описание : Пустынников, Д. Н. Устройство для определения нагрузочной способности микросхем : вып. квалификац. работа по спец. "Конструирование и технология электронных средств" / Д. Н. Пустынников ; рук. работы Г. П. Шопин; рец. Н. И. Лиманова ; Минобрнауки России, Самар. нац. исслед. ун-т им. С. П. Королева (Самар. ун-т), Фак-т математики, информатики и электроники, Ин-т элек. - Самара, 2017. - on-line
Аннотация : В работе рассмотрены основные характеристики логических элементов, исследована зависимость нагрузочной способности от других параметров цифровых микросхем, произведен анализ структурных схем, предложена техническая реализация устройства
Другие идентификаторы : RU\НТБ СГАУ\ВКР20180205145106
Ключевые слова: нагрузочная способность
цифровые интегральные микросхемы
функциональная схема
методы измерения
микросхемы
микроконтроллеры
Располагается в коллекциях: Выпускные квалификационные работы




Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.