Отрывок: Однако наиболее распространенная сегодня архитектура x86 обладает рядом особенностей, усложняющих масштабирование: длинный конвейер (вплоть до 31 уровня в некоторых ядрах Pentium 4), наличие кэша размером в несколько мегабайт (призванного компенсировать большой разрыв в производительности ОЗУ и CPU) и обширный набор инструкций требуют большого числа транзисторов. Это обуславливает сравнительно небольшое число ядер на одном кристалле и большую площадь каждого ядра даже...
Полная запись метаданных
Поле DC Значение Язык
dc.contributor.authorКочуров А. В.ru
dc.contributor.authorГоловашкин Д. Л.ru
dc.coverage.spatialметод пирамидru
dc.coverage.spatialалгоритмы решенияru
dc.coverage.spatialархитектура графических процессоровru
dc.coverage.spatialграфические вычислительные устройстваru
dc.coverage.spatialсеточные уравненияru
dc.coverage.spatialрешение уравнений теплопроводностиru
dc.coverage.spatialсравнение производительностиru
dc.coverage.spatialтеория автоматического распараллеливанияru
dc.coverage.spatialоценка быстродействияru
dc.creatorКочуров А. В., Головашкин Д. Л.ru
dc.date.issued2011ru
dc.identifierRU\НТБ СГАУ\490298ru
dc.identifier.citationКочуров, А. В. Решение сеточных уравнений на графических вычислительных устройствах. Метод пирамид / А. В. Кочуров, Д. Л. Головашкин // Проблемы и перспективы развития двигателестроения : междунар. науч.-техн. конф. : материалы докл., 28-30 июня 2011 г. / Самар. гос. аэрокосм. ун-т им. С. П. Королева (нац. исслед. ун-т) ; редкол.: Е. В. Шахматов, А. И. Ермаков, Ф. В. Паровай. - Самара : СГАУ, 2011Ч. 2. - 2011. - С. 306-307.ru
dc.language.isorusru
dc.relation.ispartofПроблемы и перспективы развития двигателестроения : междунар. науч.-техн. конф. : материалы докл., 28-30 июня 2011 г. - Текст : электронныйru
dc.sourceПроблемы и перспективы развития двигателестроения. - Ч. 2ru
dc.titleРешение сеточных уравнений на графических вычислительных устройствах. Метод пирамидru
dc.typeTextru
dc.citation.epage307ru
dc.citation.spage306ru
dc.textpartОднако наиболее распространенная сегодня архитектура x86 обладает рядом особенностей, усложняющих масштабирование: длинный конвейер (вплоть до 31 уровня в некоторых ядрах Pentium 4), наличие кэша размером в несколько мегабайт (призванного компенсировать большой разрыв в производительности ОЗУ и CPU) и обширный набор инструкций требуют большого числа транзисторов. Это обуславливает сравнительно небольшое число ядер на одном кристалле и большую площадь каждого ядра даже...-
Располагается в коллекциях: Пробл. и персп. развития двигателестроения

Файлы этого ресурса:
Файл Размер Формат  
Стр.-306-307.pdf140.17 kBAdobe PDFПросмотреть/Открыть



Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.